高性能LED通用接收卡
基于安路科技FPGA的LED顯示屏驅(qū)動(dòng)系統(tǒng),通過(guò)千兆以太網(wǎng)或高速數(shù)據(jù)接口,進(jìn)行視頻數(shù)據(jù)的傳輸,讓單張卡能帶載更大面積??蛻艨梢酝ㄟ^(guò)器件內(nèi)部豐富的邏輯資源實(shí)現(xiàn)更多樣化視頻數(shù)據(jù)處理、點(diǎn)陣驅(qū)動(dòng)算法等。安路科技PH1P35,PH1P50系列提供內(nèi)置MCU硬核、以及DDR內(nèi)存,可以讓通信協(xié)議操作更簡(jiǎn)單,校正數(shù)據(jù)處理更高效。解放FPGA邏輯資源,實(shí)現(xiàn)更多驅(qū)動(dòng)支持與圖像數(shù)據(jù)處理。

FPGA技術(shù)架構(gòu)優(yōu)勢(shì)
? FPGA電平標(biāo)準(zhǔn)豐富,構(gòu)建1G、5Gbps等高速網(wǎng)絡(luò)傳輸鏈路系統(tǒng)
? MCU可以實(shí)現(xiàn)協(xié)議與數(shù)據(jù)解析和處理,校正數(shù)據(jù)管理以及其他智能控制,通過(guò)總線與MUC與邏輯的智能交互,減少了FPGA邏輯資源開(kāi)銷與后期維護(hù)時(shí)間,讓系統(tǒng)可實(shí)現(xiàn)更多顯示功能。
? PH1P50系列的SERDES,可以實(shí)現(xiàn)高速帶寬需求,SERDES 單Lane可輸出5~10Gbps/s數(shù)據(jù)。同時(shí)4 Lane SERDES可以連接DP/HDMI高清接口,實(shí)現(xiàn)視頻直連的高性價(jià)方案。
? FPGA內(nèi)集成DDR內(nèi)存,帶寬可支持6.4~8.5GB,該存儲(chǔ)可實(shí)現(xiàn)圖像與校正數(shù)據(jù)緩存,單芯片方案顯著降低能耗,提升存儲(chǔ)帶寬與客戶PCB BOM成本,減少開(kāi)發(fā)時(shí)間。
? FPGA Dual Boot啟動(dòng)方案,讓接收卡支持更多功能,實(shí)現(xiàn)恒流源與PWM驅(qū)動(dòng)高清畫質(zhì)數(shù)據(jù)驅(qū)動(dòng)
? 16bit~20bit灰度控制精度,支持3840Hz以上超高頻刷新(手機(jī)拍攝無(wú)頻閃體驗(yàn))
? 動(dòng)態(tài)可編程伽馬校正
? 聯(lián)動(dòng)LED自動(dòng)校準(zhǔn)系統(tǒng),自動(dòng)補(bǔ)償LED衰減曲線
? LED顯示屏顯示效果與驅(qū)動(dòng)芯片的增加擴(kuò)展,使用FPGA可編程邏輯資源,功能無(wú)限重構(gòu)與疊代
? 零延遲響應(yīng):從FPGA接收視頻信號(hào)輸入到LED輸出延遲,在系統(tǒng)上實(shí)現(xiàn)多個(gè)卡實(shí)現(xiàn)同步顯示
? 故障自愈:可對(duì)屏幕的壞點(diǎn)進(jìn)行循環(huán)檢測(cè)
PH1P實(shí)現(xiàn)的LED方案,內(nèi)部支持更大的圖像數(shù)據(jù)緩存,集成了MCU與高速接口,將FPGA的硬件可編程優(yōu)勢(shì)與LED顯示處理深度融合,不僅實(shí)現(xiàn)像素級(jí)的精準(zhǔn)控制,更能實(shí)現(xiàn)高效能的隨心智能控制。特別適合高密度小間距、會(huì)議一體機(jī)、電影屏等高端LED顯示屏應(yīng)用場(chǎng)景。
通過(guò)PH1P FPGA器件系列,可降低客戶BOM與開(kāi)發(fā)成本,在降低能耗的同時(shí),讓每個(gè)LED單元都成為藝術(shù)表達(dá)的智能像素點(diǎn)。